一起答
主观

系统程序员

试题出自试卷《计算机组成原理2017年4月真题试题及答案解析(02318)》
参考答案
查看试卷详情
相关试题
  1. 某计算机主存地址空间大小32MB,按字节编址。主存与 Cache之间采用全相联映射方式,块大小为512字节。 Cache数据区大小为8KB。

    问:Cache共有多少行?主存地址如何划分?

    (要求说明每个字段的含义、位数和在主存地址中的位置。)

  2. 设有同步总线宽度为32位,时钟频率为80MHz,一个时钟周期传送一次数据,该总线的带宽是多少MB/s?如果对总线进行改进让其一个时钟周期能传送4次数据,时钟频率降低到60MHz,则总线的带宽是多少MB/s?

  3. 某计算机字长16位,釆用16位定长指令格式,部分数据通路结构如图所示。假设MAR的输出一直处于使能状态。

    (1)减法指令“SUB R1,R2”在执行阶段需要多少个节拍?

    注:该指令功能为R1的内容减去R2的内容,结果送入R1中。

    (2)写出每个节拍的功能和有效控制信号。

  4. 将计算机中用IEEE74单精度浮点数格式表示的机器数(BFB00000)16转换成十进制真值。

    注:IEE754单精度浮点数的计数公式为(-1)8×1.f×2e-127,IEEE754单精度浮点数的机器数格式如下:

  5. 某计算机的时钟频率为2.5GHz,指令集中有A~E五种不同类型的指令,这五类指令的平均时钟周期数CPI分别为3、2、4、5、3。设有一程序P的指令序列中,五类指令所占比例分别为20%、28%、22%、10%、20%

    (1)该计算机的峰值MIPS是多少?

    (2)该计算机执行程序P的平均时钟周期数CPI是多少?

  6. 简述CISC指令系统的特点。

  7. 为什么动态存储器需要刷新?

  8. 简述计算机中多字节数据存储时,大端和小端存储方式的差异。

  9. DMA控制器

  10. 系统程序员